一种可编程的全数字锁相环路的实现
发布时间:2015-07-07 09:36
摘要:介绍了一种基于fpga可编程技术实现的用于无线通信实验系统的全数字锁相环路。详细叙述了其工作原理、工作性能、电路实现和仿真结果。
1.3 dpll工作性能分析
>“00000011111111111”when“1001”,
上一篇:零功耗超快速CPLD器件ispMACH4000Z及其应用
下一篇:新一代CPLD及其应用