基于单片机的 复杂可编程逻辑器件快速配置方法
发布时间:2015-07-07 09:36
摘要:介绍基于sram的可重配置cpld的原理,通过对多种串行配置的比较,提出了由单片机和flash存储器组成的串行配置方式,并从系统复杂度、可靠性和
经济性等方面进行了比较和分析。
两个指令产生dclk时钟,一个指令移位取
数据。如果晶振为fosc,一个指令周期为12/fosc,因此它的下载速率为fosc/48。然而如果采用串行口方式0,其下载速率提高为fosc/12。考虑到pld配置文件数据比较大,通常都在数十千字节以上(其配置文件大小如表2),为了加快配置速度,并适合各种不同规模的pld,采用了winbond78e58单片机。
表1 配置引脚功能说明
0
上一篇:CPLD在多路高速同步数据采集系统中的应用
下一篇:VHDL在高速图像采集系统中的应用设计