基于FPGA的直接数字频率合成器的设计和实现
发布时间:2015-07-07 09:36
摘要:介绍了利用altera的fpga器件(acex ep1k50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
由图2可以清楚地看出,整个系统只加入了一级流水线来提高速度。需要说明的是,在rom和系统控制电路之间也可以加入流水线,但实际仿真表明效果不明显,反而消耗了更多的资源,因此综合考虑后只加入一级流水线。
热门论文
- 基于FPGA的直接数字频率合成器的设计和实现
- 基于FPGA的直接数字频率合成技术设计
- 基于FGA的直接数字频率合成器的优化设计
- 基于直接数字频率合成模拟信号设计
- 基于CPLD/FPGA的半整数分频器的设计
- 基于FPGA的核物理实验定标器的设计与实现
- 基于FPGA的SPWM 变频系统设计
- 基于FPGA的四阶IIR数字滤波器
- 基于ARM+FPGA的重构控制器设计
- 基于FPGA的LCD&VGA控制器设计
- 基于FPGA的PCIE总线接口的系统设计
- 基于CORDIC算法数字下变频器设计
- 基于FPGA的机载合成孔径雷达数字信号处理机接口
- 基于单片机的频率计设计
- 基于CPLD的DSP与CAN控制器的接口设计与实现