欢迎来到学术参考网

基于FPGA的直接数字频率合成器的设计和实现

发布时间:2015-07-07 09:36
摘要:介绍了利用altera的fpga器件(acex ep1k50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。

由图2可以清楚地看出,整个系统只加入了一级流水线来提高速度。需要说明的是,在rom和系统控制电路之间也可以加入流水线,但实际仿真表明效果不明显,反而消耗了更多的资源,因此综合考虑后只加入一级流水线。

上一篇:CPU卡中T=0通讯协议的分析与实现

下一篇:基于FPGA的LCD&VGA控制器设计